technology

Intel adiciona FPGAs com custo otimizado com opção RISC-V • Strong The One

.

A Intel expandiu sua linha de FPGA com ofertas com custo otimizado, abriu o código-fonte para o lançamento oficial de sua pilha de software e adicionou um design de processador RISC-V gratuito, entre outras atualizações.

A fabricante de chips de Santa Clara disse que está ampliando o portfólio Agilex FPGA para atender a uma crescente demanda por cargas de trabalho personalizadas – incluindo, inevitavelmente, processamento de IA – e para oferecer aos clientes uma linha mais abrangente.

Entre as novidades estão os produtos da família de dispositivos Agilex 3, descritos pela Intel como FPGAs de potência e custo otimizados, disponíveis em formatos compactos. Esta família de dispositivos foi anunciada pela empresa no início deste ano como o degrau mais baixo da Portfólio Agilex abaixo das linhas Agilex 5, 7 e 9, mas detalhes não foram divulgados na época.

Depois de menos de meio ano, a Intel silenciosamente mata o ambiente de desenvolvimento RISC-V

CONSULTE MAIS INFORMAÇÃO

A família Agilex 3 compreenderá inicialmente os dispositivos Série B e Série C. Os FPGAs da série B têm maior densidade de E/S em formatos menores e visam aplicações como gerenciamento de placas e sistemas, incluindo gerenciamento de plataforma de servidor, disse a Intel. A Série C possui recursos adicionais para dispositivos lógicos programáveis ​​complexos (CPLD) e outras aplicações FPGA em mercados verticais.

A Intel também está trabalhando para fornecer dispositivos Agilex 5 E-Series como parte de seu programa de acesso antecipado, amostrando para clientes de acesso antecipado a partir do quarto trimestre de 2023, com remessas mais amplas no primeiro trimestre de 2024. Essas novas adições à família Agilex 5 têm como objetivo oferecer melhor desempenho. por watt do que os FPGAs rivais, graças à tecnologia de nó de processo Intel 7 que foi otimizada para isso.

A fabricante de chips declarou que retirou seu bloco tensor de IA das ofertas de ponta da geração anterior e está disponibilizando-o na família Agilex 5 de gama média como uma tentativa de torná-los mais atraentes para aplicações de IA de ponta. Simics – um simulador de sistema completo para desenvolvimento, teste e integração de sistemas de software pré-silício e pós-silício – está prometido para Agilex 5 no quarto trimestre de 2023.

No lado do software, o Open FPGA Stack da Intel (OFS) está oficialmente disponível como código aberto, fornecendo aos desenvolvedores acesso total ao código de hardware, código de software e documentação técnica. OFS pretende ser uma estrutura comum para o desenvolvimento de FPGA, combinando bibliotecas de código de referência e drivers de kernel de código aberto e upstream para Linux.

OFS suporta FPGAs Intel Agilex e Stratix 10, e a empresa disse que parceiros como BittWare, Hitek Systems e SigmaX têm ofertas implantáveis ​​baseadas em OFS disponíveis.

Também foi anunciado um novo membro da Intel Nios V designs IP de processador, que são baseados na arquitetura RISC-V de padrão aberto. O Nios V/c é um microcontrolador compacto que está disponível gratuitamente para inclusão em implementações de FPGA de clientes. Ele também terá como alvo todos os dispositivos suportados no software de design de dispositivos lógicos programáveis ​​Quartus Prime Pro, disse a Intel.

Todos esses produtos e tecnologias mais recentes serão apresentados na Intel’s Dia da Tecnologia FPGA (IFTD) em San Jose em 18 de setembro.

“Estamos ansiosos para compartilhar esta nova linha de FPGA com clientes e parceiros no evento anual IFTD e detalhar as oportunidades que essas ofertas irão acelerar em inovações programáveis”, disse Shannon Poulin, vice-presidente corporativo e gerente geral do Programmable Solutions Group, em uma afirmação. ®

.

Mostrar mais

Artigos relacionados

Deixe um comentário

O seu endereço de e-mail não será publicado. Campos obrigatórios são marcados com *

Botão Voltar ao topo